• Entrega Imediata
  • Frete Grátis

Livro Impresso

Arquitetura de Computadores

  • ISBN:

    9788535291742

  • Edição: 6|2019
  • Editora: GEN LTC

John Hennessy

R$  401,00
In stock
SKU
440515
ou em até 10x de R$ 40,10
< >
Essa 6ª edição da obra foi completamente revisada de acordo com os novos desenvolvimentos em processadores e arquitetura de sistemas. Ela inclui um conjunto de arquitetura do conjunto de instruções RISC-V, um tipo de arquitetura moderna desenhada com base
  • Formato: Impresso
  • Páginas: 816
  • Publicação: 21/06/2019
  • Capa: Brochura
  • Peso: 1,68 kg
  • Dimensões: 21 x 27

Essa 6ª edição da obra foi completamente revisada de acordo com os novos desenvolvimentos em processadores e arquitetura de sistemas. Ela inclui um conjunto de arquitetura do conjunto de instruções RISC-V, um tipo de arquitetura moderna desenhada com base em um modelo aberto e desenvolvida por pesquisadores. RISC-V facilita o desenvolvimento de processadores sistema-em-um-chip customizado. Como exemplo o livro inclui um estudo de caso totalmente desenvolvido de arquitetura de uma rede neural, que é também uma novidade nessa 6ª edição. Os autores ainda incluíram as últimas novidades em tecnologias de memória, mais informações sobre segurança de computadores e um exemplo de computação em escala de armazém dando suporte a modernos sistemas de computação na nuvem. Cada capítulo segue um consistente modelo: explicação das ideias apresentadas; uma seção de "assuntos transversais", que apresenta como os conceitos abordados em um capítulo se conectam com aqueles apresentados em outros capítulos; uma seção "colocando tudo junto" que faz a conexão desses conceitos a partir de discussões sobre como eles são aplicados no mundo real; e exemplos detalhados de mal-entendidos e armadilhas de arquitetura mais comumente encontradas por desenvolvedores e arquitetos

Introdução
Prefácio
Agradecimentos
Capítulo 1 Fundamentos do projeto e análise quantitativos
Capítulo 2 Projeto de hierarquia de memória
Capítulo 3 Paralelismo em nível de instrução e sua exploração
Capítulo 4 Paralelismo em nível de dados em arquiteturas vetoriais, SIMD e GPU
Capítulo 5 Paralelismo em nível de thread
Capítulo 6 Computadores em escala warehouse para explorar paralelismo em nível de requisição e em nível de dados
Capítulo 7 Arquiteturas específicas do domínio
Apêndice A Princípios e exemplos de conjuntos de instruções
Apêndice B Revisão da hierarquia da memória
Apêndice C Pipelining: conceitos básicos e intermediários
Referências
Índice